Cadence Design Systems, Inc. heeft aangekondigd dat Cadence® IP voor GDDR6 in silicium is bewezen op de N5-procestechnologie van TSMC en daarmee de eerdere 16Gbps-ontwerpen van Cadence overtreft. Gericht op geheugentoepassingen met zeer hoge bandbreedte, waaronder hyperscale computing, 5G-communicatie, automotive en consumenten, bestaat de GDDR6 IP uit Cadence PHY en controller design IP en Verification IP (VIP). GDDR6 is bijzonder geschikt voor de geheugeninterface in kunstmatige intelligentie/machine learning (AI/ML)-chips, die door het groeiende aantal AI-inferencingtoepassingen in aantal toenemen.

Klanten kunnen de ontwikkeling versnellen en de risico's verminderen wanneer zij de technologieën van Cadence en TSMC gebruiken om deze chips met GDDR6-geheugen te ontwerpen. De IP van Cadence voor GDDR6 op TSMC N5 die werkt op 22Gbps biedt meer dan 2X de datasnelheid van andere nieuwste generatie standaarden zoals DDR5 en LPDDR5 en is 37% sneller dan Cadence's eerdere 16Gbps ontwerpen. Een verbeterde architectuur maakt tot 22Gbit/sec bandbreedte per pinu704Gbit/sec per chipu mogelijk over het volledige bereik van bedrijfsomstandigheden, met een laag operationeel vermogen en idle-vermogen alsmede een lage bit-error rate (BER) voor hogere betrouwbaarheid en grotere bandbreedte.

De bijbehorende GDDR6-controller-IP biedt een verscheidenheid aan prestatie- en betrouwbaarheidskenmerken die zijn afgeleid van de DDR-controllerontwerpen van Cadence.