Astera Labs heeft haar samenwerking met AMD aangekondigd om 4e generatie AMD EPYC-processoren aan te bieden om de belofte van Compute Express Linko (CXL) te realiseren. Astera Labs helpt OEM en hyperscale klanten om CXL op schaal in te zetten en de voordelen van geheugenuitbreiding, verhoogd geheugengebruik en verlaagde Total Cost of Ownership (TCO) te realiseren. Het Leo Memory Connectivity Platform van Astera Labs is de eerste geheugencontroller in de industrie die geheugenuitbreiding, pooling en delen voor CXL 1.1 en 2.0 CPU's ondersteunt.

De Leo Smart Memory Controllers en Aries Smart CXL Retimers zijn ontworpen om naadloos samen te werken met AMD EPYC 9004 Series processors om plug-and-play connectiviteit mogelijk te maken in nieuwe composable en heterogene architecturen die aangedreven worden door CXL technologie. AMD heeft een lange geschiedenis van x86 primeurs, en de innovatie gaat door in de 4e generatie AMD EPYC processoren. De AMD EPYC 9004-serie processoren introduceert ondersteuning voor zeer krachtige DDR5 DIMM's en snelle PCIe 5.0 I/O, die de eisen van de huidige AI- en ML-toepassingen en het toenemende gebruik van versnellers, GPU's, FPGA's en meer mogelijk maakt.

Bovendien omvatten de processoren ondersteuning voor CXL 1.1+ geheugenuitbreiding om tegemoet te komen aan de vraag naar steeds grotere in-memory workload capaciteit. Met de combinatie van 4e generatie AMD EPYC-processoren en de Leo Smart Memory Controllers van Astera Labs kan ook geheugenpooling worden ondersteund om geheugenstranding te verminderen. Astera Labs en AMD zullen CXL geheugenuitbreiding demonstreren tijdens SC'22 in de CXL Consortium Booth #2838, die plaatsvindt van 13 tot 18 november in Dallas, Texas.

Deelnemers zullen leren hoe Leo knelpunten in het processorgeheugen en capaciteitsbeperkingen overwint om de prestaties te verhogen en de TCO te verlagen voor toepassingen variërend van kunstmatige intelligentie en machine learning tot in-memory databases.